Retrocompute simulateur: Difference between revisions
Jump to navigation
Jump to search
No edit summary |
No edit summary |
||
Line 26: | Line 26: | ||
* Dépôts GitLab : |
* Dépôts GitLab : |
||
** Documentation : https://gricad-gitlab.univ-grenoble-alpes.fr/Projets-INFO4/20-21/15/docs |
** Documentation : https://gricad-gitlab.univ-grenoble-alpes.fr/Projets-INFO4/20-21/15/docs |
||
** Code |
** Code : https://gricad-gitlab.univ-grenoble-alpes.fr/Projets-INFO4/20-21/15/retrocomputing |
||
=Conseils et indications= |
=Conseils et indications= |
Revision as of 16:24, 1 March 2021
Objectif
Digital est un simulateur graphique de porte logique que l'on souhaite pouvoir coupler avec un emulatuer/simulateur de processeur de type 8bits. Le simulateur Digital est écrit en java et dispose d'un mécanisme de composant personalisé: https://github.com/hneemann/digitalCustomComponents Le couplage sera réaliser par la création de composant personnalisé qui fera le lien entre les 2 simulateurs par une socket (TCP ou Domain Unix).
Les contraintes technologigues
- Java
- Python 3 pour le simulateur de processeur 6502 ou 6809 (processeur retenu)
- https://github.com/mnaberez/py65
- https://py65.readthedocs.io/
- https://github.com/6809/MC6809 (example: https://github.com/6809/MC6809/blob/master/MC6809/example6809.py Cet exemple pourrait servir de base où on voudrait remplacer la mémoire par le simulateur Digital).
Plan de travail
- Se familliariser avec le simulateur de Digital
- Développement d'un composant personnalisé simple
- Etude du simulateur de processeur 6809
- Proposition d'un composant de couplage et modification du simulateur de processeur
Équipe
Nous sommes trois étudiants en INFO4 à Polytech Grenoble :
- Sami ELHADJI TCHIAMBOU
- Corentin HUMBERT
- Mathis MUTEL
Liens vers le projet
- Dépôts GitLab :